如何用JK触发器74LS76构成的二/四 分频电路
时间: 2024-01-13 09:03:41 浏览: 203
用T'触发器74LS76构成的异步二进制减法计数器实验电路multisim源文件
5星 · 资源好评率100%
使用 JK 触发器74LS76构成的二/四分频电路需要根据所需的分频倍数来选择适当的组合方式。以下是一个使用74LS76构建的简单的二/四分频电路的实现:
![74LS76 二/四分频电路](https://img-blog.csdn.net/20171128110204530?watermark/2/text/aHR0cDovL2Jsb2cuY3Nkbi5uZXQvbGFuZ2xlX2Jsb2c=/font/5a6L5L2T/fontsize/400/fill/I0JBQkFCMA==/dissolve/70/q/70)
在上图中,当 JK 触发器的 J 和 K 输入端都为高电平时,输出将保持不变。当 J 输入为低电平、K 输入为高电平时,输出将变为低电平。当 J 输入为高电平、K 输入为低电平时,输出将变为高电平。当 J 和 K 输入端都为低电平时,输出将保持不变。
在这个电路中,我们选择了 J 和 K 输入都接高电平,因此电路的输出频率是输入频率的二分之一或四分之一,具体取决于输出端的选择。例如,当我们选择输出端Q时,电路的输出频率将是输入频率的二分之一。而当我们选择输出端Q'时,电路的输出频率将是输入频率的四分之一。
阅读全文