module lfsr_3bits #(parameter N = 3)( input sys_clk, input sys_rst_n, input L, input [N - 1 : 0] R, output [N - 1 : 0] prNUM ); // 请在下面添加代码,完成3位线性反馈移位寄存器的设计 // 代码量预计3行 /****** Begin ******/ /****** End ******/ endmodule3位LFSR的建模,采用低电平同步复位。 1位输入端口L:多路选择器的选择端。 3位输入端口R:分别对应三个多路选择器的数据端口“1” 3位输出端口prNUM:表示当前LFSR中的状态值。 本关卡中的LFSR复位状态是“0”。 本设计需要通过例化子模块seldff(D触发器 + 多路选择器)实现
时间: 2023-07-31 09:04:34 浏览: 121
好的,以下是3位线性反馈移位寄存器的设计代码,使用了例化子模块seldff:
```verilog
module lfsr_3bits #(parameter N = 3)(
input sys_clk,
input sys_rst_n,
input L,
input [N - 1 : 0] R,
output [N - 1 : 0] prNUM
);
wire [N-1:0] xor_out;
wire [N-1:0] sel_out;
wire [N-1:0] reg_out;
seldff #(N) s1 (.C(sys_clk), .D(xor_out[0]), .S(L), .R(sys_rst_n), .Q(reg_out[0]), .Qn(sel_out[0]));
seldff #(N) s2 (.C(sys_clk), .D(xor_out[1]), .S(sel_out[0]), .R(sys_rst_n), .Q(reg_out[1]), .Qn(sel_out[1]));
seldff #(N) s3 (.C(sys_clk), .D(xor_out[2]), .S(sel_out[1]), .R(sys_rst_n), .Q(reg_out[2]), .Qn(sel_out[2]));
assign xor_out = {reg_out[2]^R[2], reg_out[1]^R[1], reg_out[0]^R[0]};
assign prNUM = reg_out;
endmodule
module seldff #(parameter N = 3)(
input C,
input D,
input S,
input R,
output reg [N - 1 : 0] Q,
output reg [N - 1 : 0] Qn
);
reg [N-1:0] sel;
assign sel = {S, S, S};
always @(posedge C or negedge R) begin
if (!R) begin
Q <= 'b0;
Qn <= 'b1;
end else if (sel == 3'b000) begin
Q <= D;
Qn <= ~D;
end else begin
Q <= Q;
Qn <= Qn;
end
end
endmodule
```
其中,seldff模块实现了D触发器和多路选择器的功能,lfsr_3bits模块利用seldff实例实现了3位线性反馈移位寄存器的设计。
阅读全文