双端口存储器IDT7132工作原理与实验

需积分: 6 0 下载量 140 浏览量 更新于2024-08-22 收藏 83KB PPT 举报
"实验电路-计算机组成原理实验" 本实验主要关注计算机组成原理中的双端口存储器,特别是IDT7132型号的静态存储器。双端口存储器允许同时从两个不同的端口进行读写操作,这对于需要快速并发访问数据的系统来说至关重要。在实验中,学生将学习如何理解和操作这种特殊的存储设备。 实验的主要目标包括理解IDT7132的工作特性,了解半导体存储器的读写机制,以及分析双端口存储器中可能出现的并行读写冲突情况。IDT7132是一款2048×8位的存储器,这意味着它能存储2048个8位的数据字节。实验电路设计中,左端口的数据输出连接到数据总线DBUS,右端口的数据输出连接到指令总线IBUS。 控制引脚是双端口存储器操作的关键。例如,CEL#(左端口选择引脚)在低电平时使能左端口的读写,而当CEL#为高时,左端口的操作被禁止。LR/W#控制左端口的读写操作,读操作在LR/W#为高时进行,写操作则在LR/W#为低时进行。OEL#控制数据能否从左端口传送到数据总线。右端口作为指令端口,仅用于读取,因此RR/W#固定为高电平,OER#固定接地。 地址寄存器AR(左端口)和PC(右端口)由两片74LS163构成,这是一种具有地址递增功能的计数器。当LDAR#为低时,AR在T2时从DBUS接收地址,而当AR+1为高时,地址在T2时自增。 实验设备包括TEC-5计算机组成实验系统、逻辑测试笔、双踪示波器和万用表。实验任务涉及设置控制信号和二进制开关,将数据写入和读出存储器的不同地址,以验证存储器的正确工作。 在实验过程中,学生需要首先正确连接所有控制信号和二进制开关,然后设定地址寄存器AR和写入数据。接着,学生需通过左端口读取之前写入的数据,检查读取的数据是否与写入的数据一致,从而验证双端口存储器的读写功能。这个实验不仅强化了理论知识,还提供了实际操作硬件的机会,帮助学生深入理解计算机组成原理中的存储系统工作原理。