计算机组成原理试题:总线结构与存储器系统
需积分: 0 126 浏览量
更新于2024-07-11
收藏 685KB PPT 举报
"这篇资料包含了计算机组成原理相关的期末考试题目,主要涉及内存、总线、存储器系统等方面的知识。"
1. 内存结构:题目中提到若主存每个存储单元为16位,地址线的数量与存储单元的位宽16无关。这表明地址线的数量取决于内存的容量,而不是每个存储单元的位数。地址线数量通常由可寻址的存储位置决定。
2. 存储器性能:四体并行低位交叉存储器的每个模块容量为64K × 32位,存取周期为200ns。这意味着整个存储器在200ns内能提供256位(4个32位模块并行工作)的信息。而每个模块在200ns内只能提供32位,因为它们是按顺序工作的。
3. 交叉编址存储器:交叉编址的存储器实质上是一种模块式存储器,能并行执行多个独立的读/写操作,提高了存储器的效率和性能。
4. 总线结构:计算机使用总线结构可以减少信息传输线的条数,提高信息传输速度,同时也便于添加或移除外设,但会增加CPU的工作量。
5. 地址线作用:总线中的地址线用于选择指定的存储器单元和I/O设备接口电路的地址,而不只是用于选择存储器单元。
6. 总线控制:在集中式总线控制中,独立请求方式响应时间最快,但需要更多的控制线来实现。链式查询方式响应时间慢,但控制线最少;计数器定时查询则介于两者之间。独立请求方式对电路故障最敏感。
7. 总线控制策略:计数器定时查询时,若每次计数从上次终止点开始,每个设备使用总线的机会相等。若从0开始计数,设备号小的优先级高。
8. 独立请求方式:在这种方式下,有N个设备就需要N个总线请求信号和N个总线响应信号。
9. 链式查询方式:只有一个总线请求线,设备数量通过串联的方式表示。
10. 总线通信方式:异步通信不依赖共同的时钟信号,而是采用握手信号进行同步;串行传输只用一条传输线,而并行传输使用多条传输线;全双工总线允许数据在两个方向上同时传输。
11. 设备编址:统一编址法允许将I/O设备和内存统一管理,不需要专门的I/O指令。
12. 接口:在微型机系统中,外围设备通常通过接口与CPU通信,接口负责数据的缓冲和转换,以及接收和发送控制信号。
总结这些知识点,我们可以看出,这个资料涵盖了内存组织、存储器性能、总线结构与控制、通信方式等多个方面的计算机组成原理内容。理解和掌握这些知识点对于学习和理解计算机硬件系统的基础运作至关重要。
2010-06-23 上传
2018-05-21 上传
2010-06-22 上传
2024-12-09 上传
2023-12-16 上传
2023-04-02 上传
2024-12-29 上传
2023-09-08 上传
2023-09-21 上传
正直博
- 粉丝: 48
- 资源: 2万+
最新资源
- VOIP的配置资料1111111111111
- WindowsXP对宽带连接速度进行了限制,是否意味着我们可以改造操作系统,得到更快的上网速度
- myeclipse优化详解
- 多媒体与数字图像压缩技术
- 分页的JSP代码分页的JSP代码
- 面向对象系统设计循序渐进
- 小型游戏贪吃蛇的程序
- PIC 单片机的C 语言编程.pdf
- 第2代图像压缩技术回顾与性能分析.pdf
- 基于游程编码的分块交叉数字图像压缩算法.pdf
- 三星s3c2410数据手册
- OpenSceneGraph Quick Start__ Guide
- 快速成型中基于ST EP 的直接分层算法
- memcached中文学习文档
- 基于本体实现网页规则分类的方法
- EXT中文框架学习文档