CH368中文手册:详解PCIe接口芯片功能与应用

需积分: 16 10 下载量 166 浏览量 更新于2024-09-07 收藏 203KB PDF 举报
CH368DS1.PDF是一份详细介绍了PCIE总线接口芯片CH368的中文技术手册。该芯片主要应用于低成本的PCIE总线计算机板卡设计,以及现有ISA或PCI板卡的升级,利用其高速、实时性强和可控性的优势,适用于I/O控制卡、通讯接口卡和数据采集卡等领域。 手册的核心内容包括: 1. **概述**:CH368作为一个通用接口,它提供了8位或32位的主动并行接口,兼容多种系统总线,如ISA和PCI,以实现与PCIE总线的无缝连接。它支持多种功能,如I/O端口映射、存储器映射、扩展ROM和中断处理。 2. **特点**: - **总线接口**: 支持8/32位主动并行接口,便于不同设备间的通信,具有BusMaster/DMA能力。 - **I/O和内存操作**: 提供长达232字节的I/O端口支持,可进行高速内存读写,预取速度高达50MB/s。 - **中断管理**: 支持电平或边沿中断请求,中断共享功能增强灵活性。 - **扩展ROM和子程序库**: 无需硬盘引导,可存储应用程序子程序库BRM。 - **串行接口**: 提供SPI和两线串行接口,便于与外部设备通信。 - **设备标识设置**: 允许在EEPROM中设定设备的VendorID、DeviceID和ClassCode等信息。 - **硬件计时**: 内置硬件计时单元,作为软件延时参考。 - **驱动支持**: 跨平台支持Windows和Linux,通过DLL提供API访问。 3. **物理接口**:文档详细描述了CH368的PCIE信号接口、配置接口、辅助接口,以及与CPU、MCU或单片机的连接方式,包括本地的32位被动并行接口和8/32位主动并行总线。 这份手册是驱动开发者和硬件工程师进行PCIE设备设计、编程和调试的重要参考资料,提供了丰富的技术细节和实用功能说明,确保用户能够充分利用CH368的性能特性来构建高性能的PCIE解决方案。