Python正则表达式识别Verilog中带有参数实例化的子模块,verilog代码:por #(.FIFO_WIDTH(FIFO_WIDTH), .DATA_WIDTH(DATA_WIDTH)) u_fifo(.clk(clk), .reset(reset), .data_in(data_in), .data_out(data_out))
时间: 2024-02-18 13:00:32 浏览: 74
async_fifo.v.rar_FIFO verilog_async fifo_async_fifo.v_fifo veri
可以使用以下正则表达式来识别Verilog代码中带有参数实例化的子模块:
```python
import re
verilog_code = "por #(.FIFO_WIDTH(FIFO_WIDTH), .DATA_WIDTH(DATA_WIDTH)) u_fifo(.clk(clk), .reset(reset), .data_in(data_in), .data_out(data_out))"
pattern = r"\b\w+\s*#\s*\(\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*\)\s*(\w+)\s*\(\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*\)"
match = re.search(pattern, verilog_code)
if match:
module_name = match.group(5)
parameter1_name = match.group(1)
parameter1_value = match.group(2)
parameter2_name = match.group(3)
parameter2_value = match.group(4)
clk_port_name = match.group(6)
clk_port_signal = match.group(7)
reset_port_name = match.group(8)
reset_port_signal = match.group(9)
data_in_port_name = match.group(10)
data_in_port_signal = match.group(11)
data_out_port_name = match.group(12)
data_out_port_signal = match.group(13)
print("Module Name: ", module_name)
print(parameter1_name, ": ", parameter1_value)
print(parameter2_name, ": ", parameter2_value)
print(clk_port_name, ": ", clk_port_signal)
print(reset_port_name, ": ", reset_port_signal)
print(data_in_port_name, ": ", data_in_port_signal)
print(data_out_port_name, ": ", data_out_port_signal)
else:
print("No match found.")
```
这个正则表达式可以匹配包含模块名称、参数和端口的完整实例化语句。其中,`\b\w+\s*#\s*\(\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*\)\s*(\w+)\s*\(\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*,\s*\.(\w+)\s*\(\s*(\w+)\s*\)\s*\)`这一部分匹配了完整的实例化语句,`\b\w+`匹配了模块名称,`(\w+)`匹配了参数名称和值,`\(\s*(\w+)\s*\)`匹配了端口名称和信号名称。
阅读全文